기본

2020. 10. 7. 00:53·study/Logic Circuit
반응형

논리회로 : 전자공학에서 논리 회로는 불 대수를 물리적 장치에 구현한 것으로, 하나 이상의 논리적 입력값에 대해 논리 연산을 수행하여 하나의 논리적 출력값을 얻는 전자회로를 말한다. AND, OR, NOT의 기본 불 대수를 수행하며, 이 기본 불 대수들의 결합으로 복합적인 논리 기능을 수행한다

 

PLD(Programable Logic Device) 

  • PLA     AND-OR구조의 회로
  • PAL     AND-OR구조의 회로
  • CPLD   complex PLD
  • FPGA   CPLD보다 더 확장, 현재 산업현장에서 회로를 설계 할 때, 가장 많이 사용 (Field Programable Gate Array)

 

 HDL (Hardware Description Language) : 회로가 어떻게 구현되는지 표현하는 언어

 

Veliog HDL을 이용한 디지털 시스템 설계 및 실습 (카오스북,신경욱)

 

 

기본적인 논리 함수

 

논리 게이트

반응형

'study > Logic Circuit' 카테고리의 다른 글

할당문  (0) 2020.10.25
게이트 수준 Modeling  (0) 2020.10.10
Verilog 연산자  (0) 2020.10.10
Verilog 자료형  (0) 2020.10.08
Verilog HDL 개요 , 회로설계 모델링, 어휘 규칙  (0) 2020.10.07
'study/Logic Circuit' 카테고리의 다른 글
  • 게이트 수준 Modeling
  • Verilog 연산자
  • Verilog 자료형
  • Verilog HDL 개요 , 회로설계 모델링, 어휘 규칙
jjikky
jjikky
  • jjikky
    jikky.env
    jjikky
  • 전체
    오늘
    어제
    • 분류 전체보기
      • React
      • Node.js
        • TDD
        • Node.js
        • mern
        • OAuth
        • js_facebook login
      • Coding Test
        • 백준 알고리즘
        • CodeUp
        • 코테 이론
      • Js
        • Javascript
      • study
        • python
        • android
        • Big data analysis
        • Logic Circuit
      • git
      • 개발일지
      • 게임기획
      • Docker
      • IPFS
  • 블로그 메뉴

    • 홈
    • 태그
    • 방명록
  • 링크

  • 공지사항

  • 인기 글

  • 태그

    파이썬
    안드로이드
    Ipfs
    UI
    ifps 네트워크 지연
    코딩테스트
    빅데이터
    verilog할당문
    nft
    Python
    git 유용한 명령어
    그리디 알고리즘
    범주형 자료
    NFT Marketplace
    verilog
    ipfs add
    NFT IPFS
    파이썬 그리디
    파이썬 딕셔너리
    파이썬 완전탐색
  • 최근 댓글

  • 최근 글

  • hELLO· Designed By정상우.v4.10.1
jjikky
기본
상단으로

티스토리툴바